|

楼主 |
发表于 2009-1-20 16:32
|
显示全部楼层
磁通量最小化9 [& n( H" _( M4 l X G. `" F z
: S) x8 f4 J5 r3 L/ J) ~. M 在探讨「EMI是如何在PCB内产生」之前,必须先明白「磁通线是如何在传输线中产生」的基本机制,因为后者是前者的一个基本概念。磁通线是一电流流经一个固定或变动的阻抗所产生的。在一个网络中的阻抗,永远都存在于走线、组件的焊线、通孔(via)……等。如果磁通线有存在于PCB内,根据Maaxwell方程式,射频能量的各种传送路径也一定存在。这些传送途径可能是经过自*由空间辐射出去,或经过缆线的相互连接传导出去。. ?( o. V/ G+ p( ?6 ]0 J3 \9 h
; w; r% a/ O/ u8 \4 I3 H 为了消除PCB内的射频电流,必须先介绍「磁通量消除(flux cancellation)」或「磁通量最小化(flux minimization)」的概念。因为磁通线在传输线中,以逆时钟方向运行,如果我们使射频回传路径,平行且邻近于来源端的走线,在回传路径(逆时钟方向的场)上的磁通线,与来源端的路径(顺时钟方向的场)做比较,它们的方向是相反的。当我们将顺时钟方向的场和逆时钟方向的场相互组合时,可以产生消除的效果。如果在来源端和回传路径之间,不需要的磁通线能够被消除或减至最少,则辐射或传导的射频电流就不会存在,除非是在走线的极小边界上。消除磁通量的概念很简单,但是在进行消除或最小化设计时,必须注意一些陷阱和容易疏忽的地方。因为一个小失误,可能会引起许多额外的错误,造成EMC工程师更多侦错和除错的负担。最简单的磁通量消除法,是使用「镜射平面(image plane)」。不管PCB布线是设计的多么好,磁场和电场都永远存在。但是,如果我们消除了磁通线,则EMI就不存在。就是那么简单!% g/ b% j0 @$ L# i& j' E5 ]
2 l/ B y) U+ ]1 D! y' c( z& f
在设计PCB布线时,要如何消除磁通线呢?目前有许多技巧可供参考,但是它们不是全部都和消除磁通线有直接关系,简述其中的一些技巧如下:
, F2 U; k6 P8 r$ J k z; k' _+ b1 l3 \( [* H
●多层板具有正确的多层设置(stackup assignment)和阻抗控制。) ?9 o/ W6 L$ O& X; q L' ~3 n) l
' C4 q" J# W" r- q# g `7 l" W: ~1 M ●将频率走线(clock trace)绕到回传路径接地平面(多层PCB)、接地网格(ground grid)的附近,单侧和双侧板可以使用接地走线,或安全走线(guard trace)。- H; k% h' G7 H
; ^+ @+ `2 k+ ~1 \# E0 o& P( l ●将组件的塑料封装内部所产生的磁通线,捕捉到0V的参考系统中,以降低组件的辐射量。
9 J4 q0 w$ X4 Y$ j$ Y
9 P: j0 e1 h% E% w9 ? ●警慎选择逻辑组件,尽量减少组件和走线所辐射的射频频谱分布量。可以使用讯号缘变化率(edge rate)比较慢的装置。6 j t/ d4 B: S+ Y
- s# N5 f( b* l) W' o ●藉由降低射频驱动电压(来自频率产生电路,例如:TTL/CMOS),来降低走在线的射频电流。8 }* M& H2 M. `/ e
0 [/ u, k( q2 q/ c4 T" _! B ●降低接地噪声电压,此电压存在于供电和接地平面结构中。; D$ C9 b% l, a c. l0 u) Q
) f# n, U4 v9 Q
●当必须推动最大电容负载,而所有装置的脚位同时切换时,组件的去耦合(decoupling)电路必须充足。
9 f3 D! u) R* a5 S0 p+ Z6 e' X0 @& R( j1 f8 e2 ?# J# p& {( Y
●必须将频率和讯号走线做妥善的终结,以避免发生阻尼振荡(ringing)、电压过高(overshoot)、电压过低(undershoot)。4 K1 M) t( \5 S6 N6 Y. C, U
( a9 a6 X2 x$ n
●在选定的网络上,使用数据线路滤波器和共模扼流圈(common-mode choke)。
# i$ V. |3 K: x0 d1 x" x0 f' }/ ~
●当有提供外部I/O缆线时,必须正确地使用旁路(非去耦合)电容。 h+ S# [/ B# z7 i7 B
* p ^5 g* |$ H) | q! j
●为会辐射大量的共模式射频能量(由组件内部产生)之组件,提供一个接地的散热器(heatsink)。: V' e9 k2 o4 b
" P, o: y" @$ r d' e' p
检视上面所列的项目,可以知道, 磁通线只是「在PCB内会产生EMI」的部份原因而已。其它原因还有: q9 ~/ J: N/ }" @# O8 G! Z
8 k1 }( p. X2 b) C1 _) \$ ~& n
+ n5 q7 D' P, n
5 \3 C. g4 u$ M# }6 \ 9 V* J8 a! Q6 @1 ?4 G& j6 z' ^
2 G; s K/ ]9 B5 }9 f
●在电路和I/O缆线之间,有共模和差模(differential mode)电流存在。 l" Z6 E8 u- f* L. i s5 k
8 N1 i' `1 A! i+ Y( [0 L
●接地回路会产生一个磁场结构。1 K( ]% Z9 L; _) q
2 h; ~) I: r2 v+ L$ z, L ●组件会辐射。
+ m- e8 u* e1 }$ u+ M7 U4 V5 M
# V9 [* X: _- H/ B4 {4 ~/ S8 y ●阻抗不匹配。
I: G* b/ G/ t2 a, b# I& u
2 F- O. t. Q( f8 q! W, U 请注意,大多数的EMI辐射是由共模准位产生的。在电路板或电路中,
1 w. k3 _, E! _5 ]* j9 n# m
4 G, \' V# B; ~ 这些共模准位可能会被转变成最小的场。
% n9 G9 t; q9 B, V
2 q" _! {- [" u& {( W; ?0 m结语
2 t: R+ Z- w3 W2 T0 o6 U
. u2 T" P& [3 q% {9 O 要消除PCB中的EMI,必须先从消除磁通量开始。但是,这是「说比做容易」,因为射频能量是看不见、闻不着的。不过,藉由寻找射频电流的位置与流动方向,并采用本文所介绍的几项技巧,以及参照Maxwell方程式、Kirchhoff和Ampere定律,就可以逐渐缩小可疑的区域,找出正确的EMI位置,并消除它。 |
|