|

楼主 |
发表于 2009-1-20 16:32
|
显示全部楼层
磁通量最小化% v% w0 l6 ?: f3 m
# `' P. r, y. E( \5 O 在探讨「EMI是如何在PCB内产生」之前,必须先明白「磁通线是如何在传输线中产生」的基本机制,因为后者是前者的一个基本概念。磁通线是一电流流经一个固定或变动的阻抗所产生的。在一个网络中的阻抗,永远都存在于走线、组件的焊线、通孔(via)……等。如果磁通线有存在于PCB内,根据Maaxwell方程式,射频能量的各种传送路径也一定存在。这些传送途径可能是经过自*由空间辐射出去,或经过缆线的相互连接传导出去。, O# C0 E. @5 O% t
+ D! z/ K# {# n$ \7 G 为了消除PCB内的射频电流,必须先介绍「磁通量消除(flux cancellation)」或「磁通量最小化(flux minimization)」的概念。因为磁通线在传输线中,以逆时钟方向运行,如果我们使射频回传路径,平行且邻近于来源端的走线,在回传路径(逆时钟方向的场)上的磁通线,与来源端的路径(顺时钟方向的场)做比较,它们的方向是相反的。当我们将顺时钟方向的场和逆时钟方向的场相互组合时,可以产生消除的效果。如果在来源端和回传路径之间,不需要的磁通线能够被消除或减至最少,则辐射或传导的射频电流就不会存在,除非是在走线的极小边界上。消除磁通量的概念很简单,但是在进行消除或最小化设计时,必须注意一些陷阱和容易疏忽的地方。因为一个小失误,可能会引起许多额外的错误,造成EMC工程师更多侦错和除错的负担。最简单的磁通量消除法,是使用「镜射平面(image plane)」。不管PCB布线是设计的多么好,磁场和电场都永远存在。但是,如果我们消除了磁通线,则EMI就不存在。就是那么简单!% `) B1 i- K5 f3 f p( h/ K
7 d6 ~5 L7 s/ W; P3 \- D! ?
在设计PCB布线时,要如何消除磁通线呢?目前有许多技巧可供参考,但是它们不是全部都和消除磁通线有直接关系,简述其中的一些技巧如下:0 @, z$ Y g! H& s
7 Z$ Q9 K2 k5 h. H4 s$ c ●多层板具有正确的多层设置(stackup assignment)和阻抗控制。
3 Z o8 u. L6 i" b
6 N; H7 Q; L0 s- y; c# w ●将频率走线(clock trace)绕到回传路径接地平面(多层PCB)、接地网格(ground grid)的附近,单侧和双侧板可以使用接地走线,或安全走线(guard trace)。
1 a) X8 p9 p4 z/ K) h* u5 L5 i) ?& [+ \: T7 D0 u6 t
●将组件的塑料封装内部所产生的磁通线,捕捉到0V的参考系统中,以降低组件的辐射量。
# E! ?9 ^# A% u
) e5 ?7 _. q: i) M( U1 U3 V/ r" Z! O' C ●警慎选择逻辑组件,尽量减少组件和走线所辐射的射频频谱分布量。可以使用讯号缘变化率(edge rate)比较慢的装置。
/ R: c1 F; j& s3 ]4 C% Z
/ X- ^) o+ y7 m4 I' S$ H" X* x8 K6 m ●藉由降低射频驱动电压(来自频率产生电路,例如:TTL/CMOS),来降低走在线的射频电流。
/ g& I# C# b+ W$ E. x% N$ x% B9 I" t* q6 V9 y# f6 R
●降低接地噪声电压,此电压存在于供电和接地平面结构中。
" e( ?0 x3 {# s+ q5 X
; W/ a" m" ^8 ^3 Z$ h+ J ●当必须推动最大电容负载,而所有装置的脚位同时切换时,组件的去耦合(decoupling)电路必须充足。 f7 t) F, D O! `2 \2 L
9 @+ w: ~5 |- g! J$ l ●必须将频率和讯号走线做妥善的终结,以避免发生阻尼振荡(ringing)、电压过高(overshoot)、电压过低(undershoot)。( J( X, ]8 U/ N$ R$ W
$ ?3 F2 v: Y, y2 W: V8 v' l- `; c ●在选定的网络上,使用数据线路滤波器和共模扼流圈(common-mode choke)。7 R% `7 w3 i7 v
5 z% u7 }7 i5 k4 ]$ n4 q: |6 w8 I ●当有提供外部I/O缆线时,必须正确地使用旁路(非去耦合)电容。" w: l' M& p1 V* d. X% g
- r9 c8 L! Q, U ●为会辐射大量的共模式射频能量(由组件内部产生)之组件,提供一个接地的散热器(heatsink)。% ?0 u$ D# p4 ?
8 @. F/ ?9 U: d1 h% n8 p/ z# n- X8 _
检视上面所列的项目,可以知道, 磁通线只是「在PCB内会产生EMI」的部份原因而已。其它原因还有:4 c' u9 }7 b" h1 [9 n3 ^
! G: z5 K, P# y7 W5 _3 i
: p+ k8 S3 r; f' K
8 M8 \4 A+ W) v; _+ }8 u
7 a& d/ W& r8 k# t' g9 j. x
x' t9 s% A0 Q ●在电路和I/O缆线之间,有共模和差模(differential mode)电流存在。& v4 ?4 q8 v' D2 v' s& p9 O
4 g+ l1 T9 Z- R5 n' W9 o4 D ●接地回路会产生一个磁场结构。
! C: k% q5 z' _" a% r! @$ x( n- [1 ~
●组件会辐射。
7 l: n. S6 @' g8 x. I0 b
' F/ @$ T; E s- H7 Z7 R) K: y ●阻抗不匹配。
" X, I8 `, ^% X- o/ n& y- f# k. B" K+ R( o# m$ c8 e' v, V" l. i
请注意,大多数的EMI辐射是由共模准位产生的。在电路板或电路中,9 k0 X: _1 ]0 V& f: J- h
. w6 G* w. t" S- i; l 这些共模准位可能会被转变成最小的场。6 ^% O' G3 I+ J0 K8 S% O9 ~
3 @2 I9 ^; d* ]; x- h) V" V结语
, I$ \9 k3 E0 U
& V# a( m) ?* E- l9 C 要消除PCB中的EMI,必须先从消除磁通量开始。但是,这是「说比做容易」,因为射频能量是看不见、闻不着的。不过,藉由寻找射频电流的位置与流动方向,并采用本文所介绍的几项技巧,以及参照Maxwell方程式、Kirchhoff和Ampere定律,就可以逐渐缩小可疑的区域,找出正确的EMI位置,并消除它。 |
|