3 `. L, d) c$ {7 x& K0 S
随着New MacBook的发布,支持正反插的USB TYPE-C瞬间名满全世界;随后联想、小米等知名企业纷纷推出USB TYPE-C方案的新产品,USB TYPE-C方案正式走向了新产品应用的热潮;更多精彩点这里 一、USB TYPE-C简介/ w3 b- x$ f6 L& I6 \+ b" {. ~
+ M2 z6 C/ n9 `3 k# T4 q
" Y6 }8 n+ }% A; r. n+ n. a1 UUSB TYPE-C的亮点在于更加纤薄的设计、更快的传输速度(最高10Gbps)以及更强悍的电力传输(最高100W),但是高达10GBPS的传输速度必然导致端口的辐射超标严重;而功率大、速度快特征对端口防护器件有了更高要求;如何有效、简洁的做出性价比高的方案便成了硬件工程师的难题。本文从辐射发射和抗扰度两个方面为大家提供性价比高的EMC解决方案,希望对大家有所帮助。 TYPE-C脚位定义2 E" y* F: z) h& _ p% A
' v0 W" K x( R9 [3 j8 e$ O9 U
1 k- I3 O* ^) T X: U
' J! Y5 s7 L, K4 t* |: M/ v
脚位说明数据传输主要有TX/RX两组差分信号,CC1和CC2是两个关键引脚,作用很多:探测连接,区分正反面,区分DFP和UFP,也就是主从配置Vbus,有USB Type-C和USB Power Delivery两种模式。配置Vconn,当线缆里有芯片的时候,一个cc传输信号,一个cc变成供电Vconn。配置其他模式,如接音频配件时,Dp,Pcie时电源和地都有4个。 5 L: p' G# R* P' L* n6 h" u% s
7 ?* M7 v# y; J
3 x2 b. d- Z( O2 x" A# } TYPE-C的EMC问题点7 \2 a' e, f! z% B5 M: x- F$ h
$ a- B, r4 M3 b4 ?3 o% V# t7 m( F$ R* o, \! R$ g1 W+ u- t/ s
7 t" u+ @ Q2 r) \ Y3 ?9 X1、高达10GBPS的传输速度必然导致端口的辐射超标严重;) c7 W$ @# x( u, _$ ~1 B6 t
) K) \, G6 C' e E0 a& B2、TYPE-C电压范围广、功率大、速度快特征对端口防护器件有了更高要求; # f( l J9 s% k& P
5 B/ P0 b. F: K" |
0 S8 v; F/ M) c& F! f5 u
9 h7 x; R( T- }! s# p 处理措施0 }. T* T1 a6 L1 \& W
3 I( F" W1 N& w6 u
. L, z! P( @! w7 a. I
(一)、TYPE-C的EMI问题;
4 ]1 Z; e+ n0 W
) @- h. f) y0 B6 u; M$ I问题点:高速数据交换时产生的共模辐射,例如240MHZ、480MHZ、720MHZ等; 措施:在差分线上增加43R共模滤波器; 数据对比:
! C; m' K: c( K+ R7 {说明:增加共模滤波器后,480MHZ下降明显;泰派斯特致力于打造电磁兼容领域的第一品牌,为国防事业保驾护航!
! r3 S( u/ G8 ?! ~4 }' Y
, j# b3 t+ m6 q6 c9 o' q, [& Y M. P3 }- f+ Y0 n1 n6 @9 U" r8 _" C
(二)、TYPE-C的ESD问题;
& ^ Q9 j9 K) T) L
: r C9 H( R. ^/ R1 ^. ~) @' z问题点:对TYPE-C端口进行静电放电时,会导致系统死机或数据交换中断;2 _* K. m- K0 H: u* T t% A
措施:在差分线上增加0.4PF的TVS排;
3 Y4 ~6 F% T' Y
2 Y$ r# ]( u$ {# O: [) K 说明:在信号线上增加TVS,能有效抑制静电对系统的影响。 ' [$ _" r% T8 T* w
) L- ]7 s2 ^ {$ K7 l0 U9 M(三)、TYPE-C的EMC问题处理;
, U. |6 F! J1 k( S2 B9 z$ J8 K5 Y8 c4 E5 ]' j, S$ ~
处理:在差分线上增加带静电防护的共模滤波器
2 r. C$ ~. G6 }1 [ k# O说明:带静电防护的共模滤波器能最大限度的节省PCB的有限空间,便于优化走线,提升 EMC性能。 9 B. B/ x3 N# q4 T5 M; U8 l
PCB layout注意事项6 e, R3 ^$ [5 E* g# c6 _$ a e- I
) l8 V; ~0 e4 e; r, N( ~1 B" D& ~! n' K, `+ I0 ?
(一)差分对走线要求1、差分线上不应加磁珠或者电容等滤波措施,否则会严重影响差分线的阻抗。 2、差分信号线要求至少紧邻一个地平面,两侧都紧邻地平面最好。 3、保持USB2.O差分线下端地层完整性,如果分割差分线下端的地层,会造成差分线阻 抗的不连续性,并会增加外部噪声对差分线的影响。 4、在差分线的布线过程中,应避免在差分线上放置过孔(via),过孔会造成差分线阻抗失调。如果必须要通过放置过孔才能完成差分线的布线,那么应尽量使用小尺寸的过孔,并保持差分线在一个信号层上。 5、保证差分线的线间距在走线过程中的一致性,差分线要尽量等长,如果两根线长度差较大时,可以绘制蛇行线增加短线长度。 6、在绘制差分线的过程中,使用45°弯角或圆弧弯角来代替90°弯角,并尽量在差分线周围的150mil范围内不要走其他的信号线,特别是边沿比较陡峭的数字信号线更加要注意其走线不能影响差分线。
: L6 Y7 Z1 E$ _; e/ v
' h; h T" C0 V. B3 O* X7 B/ H3 O6 v' W) u7 u) Q; z
(二)在绘制电源线、信号地和保护地时,应注意以下几点:1、插座的1、2、3、4 脚应在信号地的包围范围内,而不是在保护地的包围范围内。 2、差分信号线和其他信号线在走线的时候不应与保护地层出现交叠。- j) c! L0 c s7 o% ]/ p$ F* Z, u
3、电源层和信号地层在覆铜的时候要注意不应与保护地层出现交叠。
) @$ p0 T$ i7 n7 ~/ V% D4、电源层要比信号地层内缩20H,H为电源层与信号地层之间的距离。+ H6 M0 f# n! Z. D+ t' `, r
5、如果差分线所在层的信号地需要大面积覆铜,注意信号地与差分线之间要保证35mil以上的间距,以免覆铜后降低差分线的阻抗。 6、在其他信号层可以放置一些具有信号地属性的过孔,增加信号地的连接性,缩短信号电流回流路径。 7、在电源线和PCB板的电源线上,可以加磁珠增加电源的抗干扰能力。 . M' R8 H: o: P# V# y0 f! K/ E
) ?7 W' V. J9 h6 C6 i& n9 j
# `4 m* I/ q" F: I9 u
|